中
|
EN
常见问题
大类:
小类:
答:pg电子推出的Sealion系列CPLD和FPGA支持LVDS X1、X2、X4和7:1四种数据传输比,,,,,,,Seal系列FPGA在原有基础上特殊支持LVDS X5数据传输比。。。。。。。。用户可以使用pg电子推出的DDR_GENERIC和GDDR_7_1 IP实现LVDS发送和吸收功效,,,,,,,详细功效请参考pg电子编写的DDR_GENERIC和GDDR_7_1 IP相关文档资料。。。。。。。。
答:标准低压差分信号传输标准(LVDS)的共模电压为1.2V,,,,,,,差分电压幅度要求为350mV。。。。。。。。pg电子FPGA作为输入时要求LVDS输入的差分电压至少为100mV,,,,,,,可以包管输入信号正常。。。。。。。。
答:pg电子推出的Seal系列FPGA,,,,,,,SA5Z-30器件在LVDS吸收时需要外部增添100欧姆的匹配电阻。。。。。。。。Seal其他FPGA的内部具有匹配电阻,,,,,,,无需外部增添,,,,,,,用户在使用中可以通过HqFpga软件举行开启,,,,,,,节约用户在LVDS吸收时的外部匹配电阻开销。。。。。。。。
总部地点:西安市雁塔区科技二路72号零壹广场裙楼DEF101室
联系电话 :? 029-89589302
手艺支持:support@isilicontech.com
市场营销:marketing@isilicontech.com
购置咨询 : sales@isilicontech.com